技術(shù)中心
減少無法加工的風險,解密生產(chǎn)制造,了解行業(yè)規(guī)范和術(shù)語,提升行業(yè)技能
基于信號完整性分析的高速數(shù)字PCB的設計方法隨著集成電路輸出開關(guān)速度提高以及PCB板密度增加,信號完整性已經(jīng)成為高速數(shù)字PCB設計必須關(guān)心的問題之一。元器件和PCB板的參數(shù)、元器件在PCB板上的布局、高速信號的布線等因素,都會引起信號完整性問題,導致系統(tǒng)工作不穩(wěn)定,甚至完全不工作
2014-09-12
5566
基于信號完整性分析的PCB設計方法基于信號完整性分析的PCB設計流程如圖所示。
2014-09-12
5853
關(guān)注復雜設計中的信號完整性在SoC設計中,信號之間的耦合作用會產(chǎn)生信號完整性問題,忽視信號完整性問題可能導致信號之間產(chǎn)生串擾,可靠性、可制造性和系統(tǒng)性能也會降低,本文介紹在ASIC芯片設計中解決信號完整性問題的方法
2014-09-12
5059
高速數(shù)字系統(tǒng)中的信號完整性及實施方案現(xiàn)在的高速數(shù)字系統(tǒng)的時鐘頻率可能高達數(shù)百兆Hz,其快斜率瞬變和極高的工作頻率,以及很大的電路密集度,必將使得系統(tǒng)表現(xiàn)出與低速設計截然不同的行為,出現(xiàn)了信號完整性問題...
2014-09-12
8883
高速數(shù)字電路的信號完整性與電磁兼容性設計從IC芯片的發(fā)展及封裝形式來看,芯片體積越來越小、引腳數(shù)越來越多;同時,由于近年來IC工藝的發(fā)展,使得其速度也越來越高。這就帶來了一個問題,即電子設計的體積減小導致電路的布局布線密度變大,而同時信號的頻率還在提高,從而使得如何處理高速信號問題成為一個設計能否成功的關(guān)鍵因素
2014-09-12
8802