華秋PCB
高可靠多層板制造商
華秋SMT
高可靠一站式PCBA智造商
華秋商城
自營現(xiàn)貨電子元器件商城
PCB Layout
高多層、高密度產(chǎn)品設(shè)計
鋼網(wǎng)制造
專注高品質(zhì)鋼網(wǎng)制造
BOM配單
專業(yè)的一站式采購解決方案
華秋DFM
一鍵分析設(shè)計隱患
華秋認證
認證檢測無可置疑
首頁>技術(shù)中心>詳情
今非昔比
隨著電子、通信技術(shù)的飛速發(fā)展,高速系統(tǒng)設(shè)計(HSSD)在以下幾個主要方面的挑戰(zhàn)越來越突出,且與以往絕然不同: ——集成規(guī)模越來越大,I/O數(shù)越來越多,單板互連密度不斷加大; ——時鐘速率越來越高,信號邊緣速率越來越快,導(dǎo)致系統(tǒng)和單板信號完整性(SI)問題更加突出; ——產(chǎn)品研發(fā)以及推向市場的時間不斷減少,一次性設(shè)計的成功顯得非常重要; 以上種種,導(dǎo)致高速電路中的信號完整性問題變得越來越突出。反射、串擾、傳輸時延、地/電層噪聲等,可以嚴重影響設(shè)計的功能正確性。若在電路板設(shè)計時不考慮其影響,邏輯功能正確的電路在調(diào)試時往往會無法正常工作。信號完整性分析的重要作用這時就越發(fā)清晰地呈現(xiàn)出來,如以下幾個方面: (1)優(yōu)化硬件原理設(shè)計——包括負載拓撲的分析、信號匹配的選型、連接器信號的分布等等; (2)解決高速PCB設(shè)計難題——不同頻率和沿速率的信號質(zhì)量前期分析及設(shè)計指導(dǎo);針對阻抗、反射、串擾等傳輸線效應(yīng)的控制和設(shè)計方案;信號時序的分析和設(shè)計指導(dǎo)等等; (3)提供信號質(zhì)量問題的定位分析和診斷——產(chǎn)品出現(xiàn)的信號質(zhì)量問題的分析和解決、SI測試驗證等。 以上說明信號完整性分析的應(yīng)用已經(jīng)成為解決高速系統(tǒng)設(shè)計(HSSD)的唯一有效途徑。 大勢所趨
現(xiàn)在PCB設(shè)計的時間越來越短,越來越小的電路板空間,越來越高的器件密度,極其苛刻的布局規(guī)則和大尺寸的元件使得設(shè)計師的工作更加困難。采用SI分析方法及相關(guān)技術(shù)的應(yīng)用,可在PCB設(shè)計前期進行信號規(guī)則的分析(如時序和關(guān)鍵信號的分析),然后將分析所得的電氣規(guī)則輸入布線工具進行具體布線設(shè)計,這樣既可在設(shè)計過程中保證信號質(zhì)量,又可解放人力、提高設(shè)計效率,滿足市場要求。而這也正是現(xiàn)今國際領(lǐng)先的PCB設(shè)計方法和流程,脫離了SI分析技術(shù)就無法作到這點。 將SI深入地融入到產(chǎn)品開發(fā)尤其是高速PCB設(shè)計當中,最終為產(chǎn)品設(shè)計提供優(yōu)化的解決方案,已經(jīng)成了產(chǎn)品成功的關(guān)鍵一環(huán)。 信號完整性工程設(shè)計在國外已是一種專門的職業(yè)。INTEL、CISCO、MOTOROLA、AMP、LUCENT、IBM、HP等許多公司都已有自己專職的工程師,另外、幾乎每個產(chǎn)品的開發(fā)團隊中都有專職或兼職的CAD/SI設(shè)計人員,他們和電路設(shè)計工程師協(xié)同工作,解決產(chǎn)品中經(jīng)常出現(xiàn)的高速高密設(shè)計問題。 國內(nèi)在該領(lǐng)域除了極個別知名企業(yè)有這種專門團隊進行過多年探索研究外,其他幾乎還是個空白,這就帶來了很多問題,同時也已引起了國內(nèi)同行的重大關(guān)注。
上一篇:信號完整性(Singnal Integrity)術(shù)語
下一篇:一種使用Cadence PI對PCB電源完整性的分析方法
自定義數(shù)量數(shù)量需為50的倍數(shù),且大于10㎡
近期更新
查看全部>
新聞中心
掃描二維碼咨詢客戶經(jīng)理
關(guān)注華秋電路官方微信
實時查看最新訂單進度
聯(lián)系我們:
工作時間:
今非昔比
隨著電子、通信技術(shù)的飛速發(fā)展,高速系統(tǒng)設(shè)計(HSSD)在以下幾個主要方面的挑戰(zhàn)越來越突出,且與以往絕然不同:
——集成規(guī)模越來越大,I/O數(shù)越來越多,單板互連密度不斷加大;
——時鐘速率越來越高,信號邊緣速率越來越快,導(dǎo)致系統(tǒng)和單板信號完整性(SI)問題更加突出;
——產(chǎn)品研發(fā)以及推向市場的時間不斷減少,一次性設(shè)計的成功顯得非常重要;
以上種種,導(dǎo)致高速電路中的信號完整性問題變得越來越突出。反射、串擾、傳輸時延、地/電層噪聲等,可以嚴重影響設(shè)計的功能正確性。若在電路板設(shè)計時不考慮其影響,邏輯功能正確的電路在調(diào)試時往往會無法正常工作。信號完整性分析的重要作用這時就越發(fā)清晰地呈現(xiàn)出來,如以下幾個方面:
(1)優(yōu)化硬件原理設(shè)計——包括負載拓撲的分析、信號匹配的選型、連接器信號的分布等等;
(2)解決高速PCB設(shè)計難題——不同頻率和沿速率的信號質(zhì)量前期分析及設(shè)計指導(dǎo);針對阻抗、反射、串擾等傳輸線效應(yīng)的控制和設(shè)計方案;信號時序的分析和設(shè)計指導(dǎo)等等;
(3)提供信號質(zhì)量問題的定位分析和診斷——產(chǎn)品出現(xiàn)的信號質(zhì)量問題的分析和解決、SI測試驗證等。
以上說明信號完整性分析的應(yīng)用已經(jīng)成為解決高速系統(tǒng)設(shè)計(HSSD)的唯一有效途徑。
大勢所趨
現(xiàn)在PCB設(shè)計的時間越來越短,越來越小的電路板空間,越來越高的器件密度,極其苛刻的布局規(guī)則和大尺寸的元件使得設(shè)計師的工作更加困難。采用SI分析方法及相關(guān)技術(shù)的應(yīng)用,可在PCB設(shè)計前期進行信號規(guī)則的分析(如時序和關(guān)鍵信號的分析),然后將分析所得的電氣規(guī)則輸入布線工具進行具體布線設(shè)計,這樣既可在設(shè)計過程中保證信號質(zhì)量,又可解放人力、提高設(shè)計效率,滿足市場要求。而這也正是現(xiàn)今國際領(lǐng)先的PCB設(shè)計方法和流程,脫離了SI分析技術(shù)就無法作到這點。
將SI深入地融入到產(chǎn)品開發(fā)尤其是高速PCB設(shè)計當中,最終為產(chǎn)品設(shè)計提供優(yōu)化的解決方案,已經(jīng)成了產(chǎn)品成功的關(guān)鍵一環(huán)。
信號完整性工程設(shè)計在國外已是一種專門的職業(yè)。INTEL、CISCO、MOTOROLA、AMP、LUCENT、IBM、HP等許多公司都已有自己專職的工程師,另外、幾乎每個產(chǎn)品的開發(fā)團隊中都有專職或兼職的CAD/SI設(shè)計人員,他們和電路設(shè)計工程師協(xié)同工作,解決產(chǎn)品中經(jīng)常出現(xiàn)的高速高密設(shè)計問題。
國內(nèi)在該領(lǐng)域除了極個別知名企業(yè)有這種專門團隊進行過多年探索研究外,其他幾乎還是個空白,這就帶來了很多問題,同時也已引起了國內(nèi)同行的重大關(guān)注。
上一篇:信號完整性(Singnal Integrity)術(shù)語
下一篇:一種使用Cadence PI對PCB電源完整性的分析方法