華秋PCB
高可靠多層板制造商
華秋SMT
高可靠一站式PCBA智造商
華秋商城
自營現(xiàn)貨電子元器件商城
PCB Layout
高多層、高密度產(chǎn)品設(shè)計(jì)
鋼網(wǎng)制造
專注高品質(zhì)鋼網(wǎng)制造
BOM配單
專業(yè)的一站式采購解決方案
華秋DFM
一鍵分析設(shè)計(jì)隱患
華秋認(rèn)證
認(rèn)證檢測(cè)無可置疑
首頁>技術(shù)中心>詳情
目錄:
第一部分 信號(hào)完整性知識(shí)基礎(chǔ)第一章 高速數(shù)字電路概況1.1 何為高速電路1.2 高速帶來的問題及設(shè)計(jì)流程剖析1.3 相關(guān)的一些基本概念第二章 傳輸線理論2.1 分布式系統(tǒng)和集總電路2.2 傳輸線的RLCG 模型和電報(bào)方程2.3 傳輸線的特征阻抗2.3.1 特性阻抗的本質(zhì)2.3.2 特征阻抗相關(guān)計(jì)算2.3.3 特性阻抗對(duì)信號(hào)完整性的影響2.4 傳輸線電報(bào)方程及推導(dǎo)2.5 趨膚效應(yīng)和集束效應(yīng)2.6 信號(hào)的反射2.6.1 反射機(jī)理和電報(bào)方程2.6.2 反射導(dǎo)致信號(hào)的失真問題2.6.2.1 過沖和下沖2.6.2.2 振蕩:2.6.3 反射的抑制和匹配2.6.3.1 串行匹配2.6.3.1 并行匹配2.6.3.3 差分線的匹配2.6.3.4 多負(fù)載的匹配第三章 串?dāng)_的分析3.1 串?dāng)_的基本概念3.2 前向串?dāng)_和后向串?dāng)_3.3 后向串?dāng)_的反射3.4 后向串?dāng)_的飽和3.5 共模和差模電流對(duì)串?dāng)_的影響3.6 連接器的串?dāng)_問題3.7 串?dāng)_的具體計(jì)算3.8 避免串?dāng)_的措施
第四章 EMI 抑制4.1 EMI/EMC 的基本概念4.2 EMI 的產(chǎn)生4.2.1 電壓瞬變4.2.2 信號(hào)的回流4.2.3 共模和差摸EMI4.3 EMI 的控制4.3.1 屏蔽4.3.1.2 磁場(chǎng)屏蔽4.3.1.3 電磁場(chǎng)屏蔽4.3.1.4 電磁屏蔽體和屏蔽效率4.3.2 濾波4.3.2.1 去耦電容4.3.2.3 磁性元件4.3.3 接地4.4 PCB 設(shè)計(jì)中的EMI4.4.1 傳輸線RLC 參數(shù)和EMI4.4.2 疊層設(shè)計(jì)抑制EMI4.4.3 電容和接地過孔對(duì)回流的作用4.4.4 布局和走線規(guī)則第五章 電源完整性理論基礎(chǔ)5.1 電源噪聲的起因及危害5.2 電源阻抗設(shè)計(jì)5.3 同步開關(guān)噪聲分析5.3.1 芯片內(nèi)部開關(guān)噪聲5.3.2 芯片外部開關(guān)噪聲5.3.3 等效電感衡量SSN5.4 旁路電容的特性和應(yīng)用5.4.1 電容的頻率特性5.4.3 電容的介質(zhì)和封裝影響5.4.3 電容并聯(lián)特性及反諧振5.4.4 如何選擇電容5.4.5 電容的擺放及Layout第六章 系統(tǒng)時(shí)序6.1 普通時(shí)序系統(tǒng)6.1.1 時(shí)序參數(shù)的確定6.1.2 時(shí)序約束條件
...
點(diǎn)擊下載
上一篇:經(jīng)典黑魔書《高速數(shù)字設(shè)計(jì)》(華為內(nèi)部版)
下一篇:《Cadence高速電路板設(shè)計(jì)與仿真》第3版
自定義數(shù)量數(shù)量需為50的倍數(shù),且大于10㎡
近期更新
查看全部>
新聞中心
掃描二維碼咨詢客戶經(jīng)理
關(guān)注華秋電路官方微信
實(shí)時(shí)查看最新訂單進(jìn)度
聯(lián)系我們:
工作時(shí)間:
高速PCB基礎(chǔ)理論及內(nèi)存仿真技術(shù)
目錄:
第一部分 信號(hào)完整性知識(shí)基礎(chǔ)
第一章 高速數(shù)字電路概況
1.1 何為高速電路
1.2 高速帶來的問題及設(shè)計(jì)流程剖析
1.3 相關(guān)的一些基本概念
第二章 傳輸線理論
2.1 分布式系統(tǒng)和集總電路
2.2 傳輸線的RLCG 模型和電報(bào)方程
2.3 傳輸線的特征阻抗
2.3.1 特性阻抗的本質(zhì)
2.3.2 特征阻抗相關(guān)計(jì)算
2.3.3 特性阻抗對(duì)信號(hào)完整性的影響
2.4 傳輸線電報(bào)方程及推導(dǎo)
2.5 趨膚效應(yīng)和集束效應(yīng)
2.6 信號(hào)的反射
2.6.1 反射機(jī)理和電報(bào)方程
2.6.2 反射導(dǎo)致信號(hào)的失真問題
2.6.2.1 過沖和下沖
2.6.2.2 振蕩:
2.6.3 反射的抑制和匹配
2.6.3.1 串行匹配
2.6.3.1 并行匹配
2.6.3.3 差分線的匹配
2.6.3.4 多負(fù)載的匹配
第三章 串?dāng)_的分析
3.1 串?dāng)_的基本概念
3.2 前向串?dāng)_和后向串?dāng)_
3.3 后向串?dāng)_的反射
3.4 后向串?dāng)_的飽和
3.5 共模和差模電流對(duì)串?dāng)_的影響
3.6 連接器的串?dāng)_問題
3.7 串?dāng)_的具體計(jì)算
3.8 避免串?dāng)_的措施
第四章 EMI 抑制
4.1 EMI/EMC 的基本概念
4.2 EMI 的產(chǎn)生
4.2.1 電壓瞬變
4.2.2 信號(hào)的回流
4.2.3 共模和差摸EMI
4.3 EMI 的控制
4.3.1 屏蔽
4.3.1.2 磁場(chǎng)屏蔽
4.3.1.3 電磁場(chǎng)屏蔽
4.3.1.4 電磁屏蔽體和屏蔽效率
4.3.2 濾波
4.3.2.1 去耦電容
4.3.2.3 磁性元件
4.3.3 接地
4.4 PCB 設(shè)計(jì)中的EMI
4.4.1 傳輸線RLC 參數(shù)和EMI
4.4.2 疊層設(shè)計(jì)抑制EMI
4.4.3 電容和接地過孔對(duì)回流的作用
4.4.4 布局和走線規(guī)則
第五章 電源完整性理論基礎(chǔ)
5.1 電源噪聲的起因及危害
5.2 電源阻抗設(shè)計(jì)
5.3 同步開關(guān)噪聲分析
5.3.1 芯片內(nèi)部開關(guān)噪聲
5.3.2 芯片外部開關(guān)噪聲
5.3.3 等效電感衡量SSN
5.4 旁路電容的特性和應(yīng)用
5.4.1 電容的頻率特性
5.4.3 電容的介質(zhì)和封裝影響
5.4.3 電容并聯(lián)特性及反諧振
5.4.4 如何選擇電容
5.4.5 電容的擺放及Layout
第六章 系統(tǒng)時(shí)序
6.1 普通時(shí)序系統(tǒng)
6.1.1 時(shí)序參數(shù)的確定
6.1.2 時(shí)序約束條件
...
點(diǎn)擊下載
上一篇:經(jīng)典黑魔書《高速數(shù)字設(shè)計(jì)》(華為內(nèi)部版)
下一篇:《Cadence高速電路板設(shè)計(jì)與仿真》第3版