搜索
高速PCB設(shè)計(jì)EMI規(guī)則探討隨著,信號(hào)上升沿時(shí)間的減小,信號(hào)頻率的提高,電子產(chǎn)品的EMI問題,也來越受到電子工程師的光注。高速PCB設(shè)計(jì)的成功,對(duì)EMI的貢獻(xiàn)越來越受到重視,幾乎60%的EMI問題可以通過高速PCB來控制解決。做了,4年的EMI設(shè)計(jì),一些心得和大家交流...
2014/10/21
6188
高速PCB設(shè)計(jì):內(nèi)同步時(shí)鐘系統(tǒng)共同時(shí)鐘系統(tǒng)還有一個(gè)特例就是內(nèi)同步時(shí)鐘系統(tǒng),很多經(jīng)驗(yàn)不足的工程師,會(huì)把內(nèi)同步時(shí)鐘系統(tǒng)誤判成源同步時(shí)序,按照源同步時(shí)序的方式來進(jìn)行等長控制,導(dǎo)致時(shí)序設(shè)計(jì)錯(cuò)誤...
2014/10/21
6265
高速PCB布線實(shí)踐指南——文章寫得太棒了雖然印制電路板(PCB)布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計(jì)過程的最后幾個(gè)步驟之一。高速PCB布線有很多方面的問題,關(guān)于這個(gè)題目已有人撰寫了大量的文獻(xiàn)。本文主要從實(shí)踐的角度來探討高速電路的布線問題
2014/10/20
6930
高速PCB設(shè)計(jì)規(guī)則總結(jié)及原因分析1、pcb時(shí)鐘頻率超過5MHZ或信號(hào)上升時(shí)間小于5ns,一般需要使用多層板設(shè)計(jì)。原因:采用多層板設(shè)計(jì)信號(hào)回路面積能夠得到很好的控制。...
2014/10/18
8302
論高速PCB設(shè)計(jì)中布局的重要性高速PCB設(shè)計(jì)中,布局更是重要,其合理性直接關(guān)系到后續(xù)的布線,信號(hào)傳輸?shù)馁|(zhì)量,EMI, EMC,ESD等問題,關(guān)系到產(chǎn)品設(shè)計(jì)的成敗。具體步驟可以按先初布局,后詳細(xì)布局來做...
2014/10/15
7083